Aldec HES -7 – плата для створення прототипів мікросхем з використанням FPGA Xilinx Virtex -7 , що надає розробнику до 288 млн вентилів ASIC


 
Компанія Aldec , що пропонує рішення для розробників електронних систем , включаючи спеціалізовані інтегральні схеми ( ASIC) , представила найбільшу в галузі систему для створення прототипів мікросхем з використанням програмованої вентильної матриці ( FPGA ) Xilinx Virtex -7. Її можливості оцінюються в 288 млн вентилів ASIC . Ключовим компонентом системи є плата , що отримала позначення HES -7 ( HES7VX12000BP ) , на якому знаходяться шість FPGA Xilinx Virtex -7 2000T в корпусах FLG1925 . Це 72 млн вентилів ASIC . Можливість об’єднання до чотирьох плат HES -7 за допомогою об’єднавчої плати Aldec Backplane ( HES7 – BPx4 ) дозволяє збільшити сумарне число вентилів до 288 млн.
 
На платі HES -7 є дев’ять роз’ємів для плат FMC ( FPGA Mezzanine Card ) з 648 парами висновків для диференціальних сигналів . Для зовнішніх підключень є 977 пар для диференціальних сигналів на додаток до загальної шини , використовуваної в цілях налагодження. Оснащення плати включає високошвидкісні інтерфейси , такі, як Gigabit Ethernet і 40 GbE ( QSFP ) , USB3.0 і PCIe x16 / x8 , підключені до керуючої FPGA Xilinx Virtex -7 690T .
За словами виробника, HES -7 можна використовувати в рамках традиційної методики виготовлення прототипів , що передбачає програмування FPGA і конфігурація плати за допомогою спеціального ПЗ . В той же час, HES -7 володіє унікальною можливістю – плата може служити апаратною платформою для передових режимів верифікації , доступних в середовищі розробки Aldec HES – DVM .
Джерело: Aldec
Aldec

Оставить комментарий

Ваш email не будет опубликован. Обязательные поля отмечены *

Вы можете использовать это HTMLтеги и атрибуты: <a href="" title=""> <abbr title=""> <acronym title=""> <b> <blockquote cite=""> <cite> <code> <del datetime=""> <em> <i> <q cite=""> <strike> <strong>